引言 數字集成電路設計中,單元庫和IP庫宛如一塊塊精心打磨的“積木”,是數字IC設計的重要基礎。從標準單元庫(Standard Cell)、輸入輸出接口(I/O Interface)、存儲器單元(如 SRAM、ROM等),到大量數模混合 IP(如物理層接口 PHY、鎖相環 PLL 等)——這些模塊經過&ldquo... (來源:技術文章頻道)
Liberal數字IC全棧式K庫 2025-7-4 13:13
作者:Flavius Luntrașu,高級工程師 摘要 本文深入介紹GMSL™技術,重點說明用于視頻數據傳輸的像素模式和隧道模式之間的差異。文章將闡明這兩種模式之間的主要區別,并探討成功實施需要注意的具體事項。 GMSL概覽 千兆多媒體串行鏈路(GMSL)是ADI公司專有的SERDES技術... (來源:技術文章頻道)
像素模式隧道模式 2025-5-15 12:11
作者:Jan Michael Gonzales,產品應用資深工程師 Ralph Clarenz Matocinos,產品應用助理工程師 Christian Cruz,產品應用資深工程師 摘要 本文是一份詳盡的指南,旨在說明如何為處理器、微控制器和高功率信號鏈選擇合適的電源拓撲。本文強調了高效可靠的功率轉換在信號鏈中的重要作用,并著重... (來源:技術文章頻道)
處理器微控制器高功率器件電源拓撲 2025-4-28 16:09
大家在測試電源電路時,有時會碰到輸出電壓異常、輸出紋波過大等情況,此時通常會排查 SW 信號來判斷電路工作是否正常,異常狀況下 SW 波形會呈現大小波現象。今天我們就來一起看下,SW 出現大小波的常見原因有哪些?應該排查什么? 一、SW 大小波現象簡介SW 代表 BUCK 電路中的開關節點。在標準工... (來源:技術文章頻道)
SW大小波電源電路PCB BUCK測試 2025-3-27 15:00
思瑞浦(股票代碼:688536),聚焦高性能模擬和數模混合產品,正式發布旗下創新產品——ASN(Automotive Sensor Network)汽車傳感器網絡收發器,這一突破性解決方案專為車載音頻傳輸應用設計,是思瑞浦與全球頭部車廠聯合研發,旨在強化該領域供應鏈安全。憑借卓越的產品性能,成為市場上極具競爭力的... (來源:技術文章頻道)
思瑞浦 汽車傳感器網絡收發器 ASN 2024-12-16 11:13
人們常常想當然地為PCB的電路上電,殊不知這可能造成破壞以及有損或無損閂鎖狀況。這些問題可能并不突出,直到量產開始,器件和設計的容差接受檢驗時才被發現,但為時已晚,項目和產品的時間及交貨將會受到極大影響,成本大幅攀升。為了解決這一階段中發現的錯誤,將需要進行大量修改,包括PCB布局變更... (來源:技術文章頻道)
PCB 電源時序控制器 AD7654 2024-12-11 10:52
USB是一種快速、雙向、同步傳輸、廉價、方便使用的可熱拔插的串行接口。由于數據傳輸快,接口方便,支持熱插拔等優點使USB設備得到廣泛應用。目前,市場上以USB2.0為接口的產品居多,但很多硬件新手在USB應用中遇到很多困擾,往往PCB裝配完之后USB接口出現各種問題,比如通訊不穩定或是無法通訊,檢查原... (來源:技術文章頻道)
USB2.0 PCB布線 2024-9-19 09:57
作者:Philipp Jacobsohn,SmartDV首席應用工程師Sunil Kumar,SmartDV FPGA設計總監本系列文章從數字芯片設計項目技術總監的角度出發,介紹了如何將芯片的產品定義與設計和驗證規劃進行結合,詳細講述了在FPGA上使用IP核來開發ASIC原型項目時,必須認真考慮的一些問題。文章從介紹使用預先定制功能即I... (來源:技術文章頻道)
數字芯片設計驗證經驗 ASIC IP FPGA 2024-8-30 10:35
數字芯片設計驗證經驗分享(第三部分):將ASIC IP核移植到FPGA上——如何確保性能與時序以完成充滿挑戰的任務! 作者:Philipp Jacobsohn,SmartDV首席應用工程師Sunil Kumar,SmartDV FPGA設計總監本系列文章從數字芯片設計項目技術總監的角度出發,介紹了如何將芯片的產品定義與設計和驗證規劃進行結... (來源:技術文章頻道)
數字芯片設計 ASIC IP FPGA 2024-8-26 11:52
數字芯片設計驗證經驗分享:將ASIC IP核移植到FPGA上——更新概念并推動改變以完成充滿挑戰的任務! 作者:Philipp Jacobsohn,SmartDV首席應用工程師Sunil Kumar,SmartDV FPGA設計總監本系列文章從數字芯片設計項目技術總監的角度出發,介紹了如何將芯片的產品定義與設計和驗證規劃進行結合,詳細講述... (來源:技術文章頻道)
數字芯片設計ASIC IPFPGA 2024-8-1 10:20