前往首頁 聯系我們 網站地圖
高速緩沖存儲器(Cache)其原始意義是指存取速度比一般隨機存取記憶體(RAM)來得快的一種RAM,一般而言它不像系統主記憶體那樣使用DRAM技術,而使用昂貴但較快速的SRAM技術,也有快取記憶體的名稱。 基本概念在計算機存儲系統的層次結構中,介于中央處理器和主存儲器之間的高速小容量存儲器。它和主... (來源:電子百科頻道)
2013-6-4 15:33
于2001年首次推出,創新的Nios® 嵌入式處理器成為業界第一款專門針對FPGA的商用處理器。自此以后,眾多的FPGA用戶采用了Altera提供的Nios和Nios II處理器。 Altera建議新設計采用Nios II處理器。 在二○世紀九十年度末,可編程邏輯器件(PLD)的復雜度已經能夠在... (來源:電子百科頻道)
Nios 2012-8-16 16:41
Nios II系列軟核處理器是Altera的第二代FPGA嵌入式處理器,其性能超過200DMIPS,在Altera FPGA中實現僅需35美分。Altera的Stratix 、Stratix GX、 Stratix II和 Cyclone系列FPGA全面支持Nios II處理器,以后推出的FPGA器件也將支持Nios II。 自Altera于2000年推出第一代16位Nio... (來源:電子百科頻道)
NiosII系列軟核處理器 2012-8-16 15:50
嵌入式存儲器是指固化在電子產品內部的儲存器,區別于U盤、各類儲存卡等可插拔的儲存器。嵌入式存儲器由于面向具體應用,同時集成了控制器、接口電路等外圍器件,因此對供應商的技術支持與產業鏈整合能力提出了較高的要求。 圖1 SoC中各種邏輯的比重 隨著超大規模集成電路工藝的發展,人類已經進入了... (來源:電子百科頻道)
嵌入式存儲技術嵌入式存儲嵌入式存儲器 2011-11-9 16:38
1971年,美國學者J.Tierncy,C.M.Rader和B.Gold提出了以全數字技術,從相位概念出發直接合成所需波形的一種新的頻率合成原理。限于當時的技術和器件水平,它的性能指標尚不能與已有的技術相比,故未受到重視。近20年間,隨著技術和器件水平的提高,一種新的頻率合成技術——直接數字頻率合成(DDS)... (來源:電子百科頻道)
DDS直接數字頻率合成 2011-8-5 14:41
高速緩沖存儲器是存在于主存與CPU之間的一級存儲器,通常由高速存儲器、聯想存儲器、替換邏輯電路和相應的控制線路組成,容量比較小但速度比主存高得多,接近于CPU的速度。它是一個保存信息的內存區,使下一個需要該信息的人員可快速訪問信息。 高速緩存儲器通常駐留在慢速設備和快速設備之間。它可能是... (來源:電子百科頻道)
高速緩沖存儲器高速緩存技術 2010-11-26 15:37
直接數字合成(DDS)的概念 1971年,美國學者J.Tierncy,C.M.Rader和B.Gold提出了以全數字技術,從相位概念出發直接合成所需波形的一種新的頻率合成原理。限于當時的技術和器件水平,它的性能指標尚不能與已有的技術相比,故未受到重視。近20年間,隨著技術和器件水平的提高,一種新的頻率合成技術—... (來源:電子百科頻道)
DDS 2010-11-24 12:44
中電網 中國電子行業研發工程師一站式服務平臺
關于中電網 廣告招商 聯系我們 招聘信息 友情鏈接 中電網導航 手機中電網 中電網官方微博
Copyright © 2000-2025 中電網 版權所有 京ICP備19016262號-2 京公網安備 11010802037127號
Tel: 010-53682288, 0755-33322333 Fax: 0755-33322099