1、虛擬原型:芯片設計領域的革新利器 芯片設計公司長期面臨雙重挑戰:既要研發高性能芯片方案,又得縮短周期搶先推新。當下,系統與軟件的復雜度與日俱增,傳統軟件開發方法在當下復雜形勢中弊端漸顯,如介入時間靠后增加了開發周期,難滿足行業發展,革新勢在必行。“Shift Left”&mdas... (來源:技術文章頻道)
思爾芯Genesis仿真 2025-7-16 10:15
作者:Philipp Jacobsohn,SmartDV首席應用工程師Sunil Kumar,SmartDV FPGA設計總監本系列文章從數字芯片設計項目技術總監的角度出發,介紹了如何將芯片的產品定義與設計和驗證規劃進行結合,詳細講述了在FPGA上使用硅知識產權(IP)內核來開發ASIC原型項目時,必須認真考慮的一些問題。全文從介紹使用... (來源:新聞頻道)
FPGA數字芯片設計 2024-10-28 15:45
作者:Philipp Jacobsohn,SmartDV首席應用工程師Sunil Kumar,SmartDV FPGA設計總監本系列文章從數字芯片設計項目技術總監的角度出發,介紹了如何將芯片的產品定義與設計和驗證規劃進行結合,詳細講述了在FPGA上使用IP核來開發ASIC原型項目時,必須認真考慮的一些問題。文章從介紹使用預先定制功能即I... (來源:技術文章頻道)
數字芯片設計驗證經驗 ASIC IP FPGA 2024-8-30 10:35
數字芯片設計驗證經驗分享(第三部分):將ASIC IP核移植到FPGA上——如何確保性能與時序以完成充滿挑戰的任務! 作者:Philipp Jacobsohn,SmartDV首席應用工程師Sunil Kumar,SmartDV FPGA設計總監本系列文章從數字芯片設計項目技術總監的角度出發,介紹了如何將芯片的產品定義與設計和驗證規劃進行結... (來源:技術文章頻道)
數字芯片設計 ASIC IP FPGA 2024-8-26 11:52
數字芯片設計驗證經驗分享:將ASIC IP核移植到FPGA上——更新概念并推動改變以完成充滿挑戰的任務! 作者:Philipp Jacobsohn,SmartDV首席應用工程師Sunil Kumar,SmartDV FPGA設計總監本系列文章從數字芯片設計項目技術總監的角度出發,介紹了如何將芯片的產品定義與設計和驗證規劃進行結合,詳細講述... (來源:技術文章頻道)
數字芯片設計ASIC IPFPGA 2024-8-1 10:20
作者:Philipp Jacobsohn,SmartDV首席應用工程師Sunil Kumar,SmartDV FPGA設計總監本文從數字芯片設計項目技術總監的角度出發,介紹了如何將芯片的產品定義與設計和驗證規劃進行結合,詳細講述了在FPGA上使用IP核來開發ASIC原型項目時,必須認真考慮的一些問題。文章從介紹使用預先定制功能即IP核的必... (來源:新聞頻道)
ASIC IP核移植到FPGA數字芯片設計 2024-7-26 10:32
幾十年來,數字芯片設計復雜度不斷攀升,使芯片驗證面臨資金與時間的巨大挑戰。在早期,開發者為了驗證芯片設計是否符合預期目標,不得不依賴于耗時的仿真結果或是等待實際芯片生產(流片)的成果。無論是進行多次仿真模擬還是面臨流片失敗,都意味著巨大的時間和金錢成本。隨著EDA(電子設計自動化)驗... (來源:技術文章頻道)
BYO FPGA EDA 2024-3-29 10:06
作者:JASON WADE,RANDALL MILLAR軍方依靠視頻圖像進行態勢感知,但圖像質量通常很差,以至于操作員可能會錯過重要細節。為顯示控制器配備實時運行圖像增強算法的FPGA,為觀看者提供更好的圖像。現代國防能力、情報、監視和偵察 (ISR) 的支柱依賴于由集成傳感器、飛機和人力組成的強大而多樣化的網絡... (來源:技術文章頻道)
FPGA供電 顯示控制器 2022-11-1 09:45
作者:Doctor M當前,智能手機AP(應用處理器)的迭代周期已經縮短到每年一次。事實上現在消費電子很多SoC(片上系統)都是每年更新一代產品,甚至是一些定制性的ASIC(專用集成電路)也在以12-18個月的周期進行升級。與此同時,隨著芯片制造工藝越來越先進,芯片設計的復雜度呈指數級增長。這種近乎矛... (來源:技術文章頻道)
FPGA 原型驗證 2022-3-11 10:28