· DesignWare ARC NPX6 NPU IP核可提供業界領先的性能和30 TOPS/Watt(每秒萬億次運算/瓦)的能效比,具有高達96K MAC的增強利用率、全新稀疏特征以及新型互連技術以實現可擴展性 · ·全新MetaWare MX開發工具包可自動編譯和... (來源:新聞頻道)
新思科技 2022-4-27 10:26
新思科技Fusion Design Platform和Custom Design Platform率先獲得三星晶圓廠(以下簡稱為“三星”)4LPP工藝認證。作為三星全面技術路線圖的一部分,4LPP工藝旨在協助芯片廠商設計和交付速度更快、功耗更低的芯片 新思科技3DICCompiler已獲得三星多裸晶芯片集成 (MDI) 流程驗證。MDI流程集成了4LPP... (來源:新聞頻道)
新思科技EDA 2022-1-18 10:25
數字和定制設計平臺配合高質量IP,可降低HPC、AI、5G和其他先進SoC在新工藝節點下的風險 ,加速客戶采用 · 新思科技Fusion Design Platform和Custom Design Platform率先獲得三星晶圓廠(以下簡稱為“三星”)4LPP工藝認證。作為三星全面技術路線圖的一部分... (來源:新聞頻道)
新思科技EDA 2021-12-2 10:16
· DesignWare接口IP核為基于臺積公司 N4P制程技術的計算密集芯片設計提供高帶寬低延遲的廣泛協議解決方案 · DesignWare基礎IP核提供高速、面積優化的低功耗嵌入式存儲器、邏輯庫、GPIO和TCAM · &nbs... (來源:新聞頻道)
新思科技臺積公司芯片N4P 2021-11-19 10:01
· 新思科技平臺提供強化功能,以支持臺積公司N3和N4制程的新要求 · 新思科技Fusion設計平臺能夠提供更快的時序收斂,并確保從綜合到時序和物理簽核的全流程相關性 · 新思... (來源:新聞頻道)
新思科技臺積公司N3制程 2021-11-2 09:37
· DesignWare HBM3控制器、PHY和驗證IP能夠降低集成風險,極大提高了2.5D多裸晶芯片系統的內存性能 · 具有靈活配置選項的低延遲HBM3控制器可增強內存帶寬 · 在5納米工藝中... (來源:新聞頻道)
新思科技 2021-10-22 09:08
· 新思科技的ARC 128位VPX2和256位VPX3 DSP IP核與性能更高的512位VPX5采取了相同的VLIW/SIMD先進架構,,可為特定應用需求提供更大的靈活性 · 這一系列產品可極大提高安全性能,其系統功能安全開發流程已達到 ISO 26262 功... (來源:新聞頻道)
新思科技嵌入式SoCARC DSP IP處理器IP核 2021-10-13 10:24
新思科技(Synopsys, Inc.)(納斯達克股票代碼:SNPS)宣布,Achronix 公司使用新思科技的綜合設計、驗證和IP解決方案,其新Speedster7t FPGA首次通過硅驗證。高性能計算和機器學習系統的關鍵是高片外存儲器帶寬,為使Speedster7t FPGA支持高帶寬和人工智能/機器學習(AI/ML)工作負載, Achroni... (來源:新聞頻道)
新思科技Achronix人工智能FPGA 2021-10-12 09:49
新思科技(Synopsys, Inc., 納斯達克股票代碼:SNPS)近日宣布,其廣泛的DesignWare®接口、邏輯庫、嵌入式存儲器和PVT監控IP核解決方案協助20多家領先半導體公司在臺積公司N5制程上實現一次性流片成功。這些客戶選擇DesignWare IP核解決方案,以滿足面向先進汽車高級輔助駕駛系統 (ADAS, Adva... (來源:新聞頻道)
新思科技DesignWare IP 2021-6-29 10:07
EDA大廠新思科技宣布其DesignWare IP基于臺積公司5nm(N5)制程達成多項首度通過硅晶圓設計成功案例,獲得業界廣泛采用,包含高品質介面與基礎IP獲得20多家遍及汽車、移動與高性能計算的半導體領導廠商采用。 臺積電設計建構管理處副總經理Suk Lee表示,臺積公司與長期生態系統合作伙伴新思科技... (來源:新聞頻道)
新思科技DesignWare IP臺積電5nm 2021-6-16 09:46